Silicon On Insulator Wafer

Semicera’s Silicon On Insulator (SOI) Wafer provides exceptional electrical isolation and thermal management for high-performance applications. Engineered to deliver superior device efficiency and reliability, these wafers are a prime choice for advanced semiconductor technology. Choose Semicera for cutting-edge SOI wafer solutions.

Semicera’s Silicon On Insulator (SOI) Wafer is at the forefront of semiconductor innovation, offering enhanced electrical isolation and superior thermal performance. The SOI structure, consisting of a thin silicon layer on an insulating substrate, provides critical benefits for high-performance electronic devices.

Our SOI wafers are designed to minimize parasitic capacitance and leakage currents, which is essential for developing high-speed and low-power integrated circuits. This advanced technology ensures that devices operate more efficiently, with improved speed and reduced energy consumption, crucial for modern electronics.

The advanced manufacturing processes employed by Semicera guarantee the production of SOI wafers with excellent uniformity and consistency. This quality is vital for applications in telecommunications, automotive, and consumer electronics, where reliable and high-performing components are required.

In addition to their electrical benefits, Semicera’s SOI wafers offer superior thermal insulation, enhancing heat dissipation and stability in high-density and high-power devices. This feature is particularly valuable in applications that involve significant heat generation and require effective thermal management.

By choosing Semicera’s Silicon On Insulator Wafer, you invest in a product that supports the advancement of cutting-edge technologies. Our commitment to quality and innovation ensures that our SOI wafers meet the rigorous demands of today’s semiconductor industry, providing the foundation for next-generation electronic devices.

Rzeczy

Produkcja

Badania

Atrapa

Parametry kryształów

Polityp

4H

Błąd orientacji powierzchni

4±0.15°

Parametry elektryczne

Dopant

azot typu N.

Oporność

0,015-0,025OHM · cm

Parametry mechaniczne

Średnica

150,0 ± 0,2 mm

Grubość

350 ± 25 µm

Pierwotna płaska orientacja

[1-100]±5°

Pierwotna płaska długość

47,5 ± 1,5 mm

Wtórne mieszkanie

Nic

TTV

≤5 µm

≤10 µm

≤15 µm

LTV

≤3 μm (5 mm*5 mm)

≤5 μm (5 mm*5 mm)

≤10 μm (5 mm*5 mm)

Ukłon

-15 μm ~ 15 μm

-35 μm ~ 35 μm

-45 μm ~ 45 μm

Osnowa

≤35 µm

≤45 µm

≤55 µm

Chropowatość z przodu (SI-FACE) (AFM)

RA ≤ 0,2 nm (5 μm*5 μm)

Struktura

Gęstość mikropipe

<1 ea/cm2

<10 ea/cm2

<15 ea/cm2

Zanieczyszczenia metalowe

≤5E10atoms/cm2

Na

BPD

≤1500 EA/CM2

≤3000 EA/CM2

Na

TSD

≤500 EA/CM2

≤1000 EA/CM2

Na

Jakość z przodu

Przód

Si

Wykończenie powierzchni

SI-FACE CMP

Cząsteczki

≤60ea/wafel (rozmiar ≥0,3 μm)

Na

Zadrapania

≤5EA/mm. Kumulatywna długość ≤ -diameter

Skumulowana długość ≤2*średnica

Na

Skórka pomarańczowa/doły/plamy/prążki/pęknięcia/zanieczyszczenie

Nic

Na

Płyty krawędziowe/wkładki/złamanie/sześciokątne płyty

Nic

Obszary politypowe

Nic

Obszar skumulowany ≤20%

Obszar skumulowany ≤30%

Przednie oznaczenie lasera

Nic

Jakość wstecz

Wstecz

CMP-FACE CMP

Zadrapania

≤5EA/mm, kumulatywna długość ≤2*średnica

Na

Wady tylne (chipsy krawędziowe/wentylatory)

Nic

Chropowatość pleców

RA ≤ 0,2 nm (5 μm*5 μm)

Oznaczenie lasera z tyłu

1 mm (od górnej krawędzi)

Krawędź

Krawędź

Ścięcie

Opakowanie

Opakowanie

Epi-gotowe z opakowaniem próżniowym

Opakowanie kaseta z wieloma falami

*Uwagi : „Na” oznacza, że ​​brak wymienionych elementów, które nie wspomniane elementy mogą zapoznać się z pół-STD.

tech_1_2_size

Wafle Sic

Newletter

Czekamy na Twój kontakt z nami